SystemVerilog硬件设计及建模

您所在的位置:网站首页 systemverilog enum SystemVerilog硬件设计及建模

SystemVerilog硬件设计及建模

#SystemVerilog硬件设计及建模| 来源: 网络整理| 查看: 265

  StuartSutherland:SystemVerilog和Verilog应用方面的资深专家。早在1993年电气和电子工程师学会(IEEE)标准化工作刚开始时,就致力于Verilog语言的研究工作,并同时担任IEEEVerilog标准委员会成员(任VerilogPLI任务组主席和联合主席)和IEEESystemVerilog标准委员会成员(任SystemVerilogLanguageRefe—fenceManual一书的编辑)。他拥有20多年的硬件设计经验,以及超过17年的Ver

  ilog设计经验,是SutherlandHDL公司的创始人,在该公司负责提供专业级的HDL培训服务。他拥有计算机科学方向电子工程技术专业学士学位,是TheVerilogPLIHandbook和Verilog一2001:AGuidetotheNewFeaturesoftheVerilogHDL的作

  者。

  SimonDavidmann:从1978年开始致力于HDL的研究,是英国布鲁耐尔大学HILO小组的成员之一。他在1984年成为SimmonsPercussion的实时专业音乐设备的ASIC设计师和嵌入式软件开发人员;1988年开始研究Verilog,并成为GDA公司(GatewayDesignAutomation)的第一个欧洲雇员;在欧洲创建了ChronologicSimu—lation公司、VirtualChips公司(InSilicon公司)的欧洲办事处,后来又成为AmbitDe—sign公司的欧洲代理人;1998年参与创建了Co—DesignAutomation公司,并参与开发了SUPERLOG语言。作为Co—Design公司的CEO,他在SUPERLOG语言转换到Accellera标准组织,并成为SystemVeri!og前身的过程中发挥了重要作用。David—mann是AccelleraSystemVerilog和IEEE1364Verilog委员会的成员,是多个技术公司和EDA公司的顾问和主要成员,还是伦敦大学QueenMary学院数字系统系的客座教授。2005年Davidmann创建了Imperas公司,担任总裁兼CEO。

  PeterFlake:co—DesignAutomation公司的创始人之一,是该公司的主要技术人员,SUPERLOG语言的主要缔造者。2002年Synopsys公司收购Co—Design公司后,他成为Synopsys公司的科研人员。Flake在EDA领域的工作生涯超过30年:当他在英国布鲁耐尔大学和GenRad公司时,就是HILO开发项目的语言架构师和项目领导者,HILO是20世纪80年代早期和中期第一个商用的基于HDL的仿真、故障仿真和时序分析系统。2005年他成为Imperas公司的首席科学家。他拥有英国剑桥大学的艺术硕士学位,并在多个学术会议上作过有关HDL的报告。



【本文地址】


今日新闻


推荐新闻


CopyRight 2018-2019 办公设备维修网 版权所有 豫ICP备15022753号-3